如何保证半实物仿真系统节点间的高速实时互连 , 并降低通信延迟 ?如何实现多余度系统从电源到控制器,尤其接口的全面冗余?全新的“spider”网络内存总线皆能做到。
独家创新设计的总线公共存储策略,多达1G内存; 性能优异的2.5G光纤链路;极低的200ns延迟 ;尤其可靠的冗余IP核。各项先进科技,将总线控制提升到一全新高度。
“spider”,从未体验的网络内存总线。
“spider”网络内存总线是用于需要较高实时性要求应用领域的专用网络通讯技术,采用创新设计的总线公共存储策略,它除了具有严格的传输确定性和可预测性外,还具有速度高、通信协议简单、宿主机负载轻、软硬件平台适应性强、可靠的传输纠错能力、支持中断信号的传输等特点,尤其是可靠的冗余IP核设计。 技术特点:
l
尤其可靠的冗余IP核设计,实现多余度系统从电源到控制器,尤其接口的全面冗余;
l
传输速率优势明显;
l
网络传输延迟小,适合于多节点大量数据的实时传输;
l
节点数可达128个;
l
完全国内自主研发,自主产权 ,如果所建立的系统需要
l
扩展,能够得到有效的保证;
l
系统集成简单,系统扩展空间大。 单余度系统总体设计方案:
系统的总体需求是构建一个32节点互联的系统,因此我们采用星型的网络结构模式 ,这样的优点为,通过Spider总线集线器的自动旁路功能,网络上任何节点的断开(节点计算机不启动)不会影响其它节点和整个实时网络的正常运行,这样便于系统的调试,更有利于提高系统的运行可靠性和简易性。 “spider” 网络内存总线的组成: 基于星型的网络结构模式,“spider”网络内存总线的组成如下: